![]() 閘極驅動電路及其閘極驅動方法
专利摘要:
一種閘極驅動電路,其包含設置於畫素陣列之兩相異側邊的移位暫存器電路及輔助電路。移位暫存器電路包含用來根據第一時脈產生第(N-1)閘極訊號的第(N-1)級移位暫存器、用來根據第二時脈產生第N閘極訊號的第N級移位暫存器、及用來根據第三時脈產生第(N+1)閘極訊號的第(N+1)級移位暫存器。輔助電路包含第一電晶體。第一電晶體係用來根據第(N-1)閘極訊號與第二時脈對第N閘極訊號執行訊號穩壓及準位加速切換運作。 公开号:TW201322229A 申请号:TW100142451 申请日:2011-11-18 公开日:2013-06-01 发明作者:Chien-Chang Tseng;Kuang-Hsiang Liu;Ya-Ting Yang 申请人:Au Optronics Corp; IPC主号:G09G3-00
专利说明:
閘極驅動電路及其閘極驅動方法 本發明係有關於一種閘極驅動電路,尤指一種具訊號穩壓與準位加速切換機制的閘極驅動電路及其閘極驅動方法。 平面顯示器具有體積小的優點,舉例來說,液晶顯示裝置(Liquid Crystal Display;LCD)是目前廣泛使用的一種平面顯示器,其具有外型輕薄、省電以及無輻射等優點。液晶顯示裝置的工作原理係利用改變液晶層兩端的電壓差來改變液晶層內之液晶分子的排列狀態,用以改變液晶層的透光性,再配合背光模組所提供的光源以顯示影像。一般而言,液晶顯示裝置包含具複數畫素單元的畫素陣列、源極驅動電路以及閘極驅動電路。源極驅動電路係用來提供複數資料訊號至複數畫素單元。閘極驅動電路包含複數級移位暫存器以產生複數閘極訊號饋入複數畫素單元,據以控制複數資料訊號的寫入運作。因此,閘極驅動電路即為控制資料訊號寫入操作的關鍵性元件。然而,當閘極驅動電路將複數閘極訊號饋入畫素陣列後,每一閘極訊號之脈波會因閘極線寄生電阻與電容之影響而失真,而且脈波傳輸距離越遠則脈波失真度越嚴重,如此就會縮減畫素充電時間,從而降低影像顯示品質。若設置兩源極驅動電路於畫素陣列的兩側邊,據以將每一閘極訊號從畫素陣列兩側邊輸入以降低脈波失真度,則顯示面板之兩側邊框區域均要具足夠大面積以設置兩源極驅動電路,如此不但會顯著增加生產成本,亦會降低設計彈性。此外,在習知閘極驅動電路之運作中,每一級移位暫存器之下拉電晶體於每一畫面時間內係長時間處於導通狀態,故容易發生電晶體特性曲線偏移而降低操作穩定度。 依據本發明之實施例,揭露一種液晶顯示裝置,用以提供複數閘極訊號至畫素陣列之複數閘極線。此種液晶顯示裝置包含移位暫存器電路與輔助電路。設置於畫素陣列之第一側邊的移位暫存器電路係將複數閘極訊號從畫素陣列的第一側邊饋入至複數閘極線,而輔助電路係設置於畫素陣列之相異於第一側邊的第二側邊。移位暫存器電路包含第(N-1)級移位暫存器、第N級移位暫存器及第(N+1)級移位暫存器。第(N-1)級移位暫存器係用來根據第一時脈產生第(N-1)閘極訊號饋入至第(N-1)閘極線。第N級移位暫存器係用來根據第二時脈產生第N閘極訊號饋入至第N閘極線。第(N+1)級移位暫存器係用來根據第三時脈產生第(N+1)閘極訊號饋入至第(N+1)閘極線。輔助電路包含第一電晶體。第一電晶體具有用來接收第二時脈的第一端、電連接於第(N-1)閘極線的閘極端、及電連接於第N閘極線的第二端。第一電晶體係用來根據第二時脈與第(N-1)閘極訊號對第N閘極訊號執行訊號穩壓及準位加速切換運作。 依據本發明之實施例,另揭露一種液晶顯示裝置,用以提供複數閘極訊號至畫素陣列之複數閘極線。此種液晶顯示裝置包含移位暫存器電路與輔助電路。設置於畫素陣列之第一側邊的移位暫存器電路係將複數閘極訊號從畫素陣列的第一側邊饋入至複數閘極線,而輔助電路係設置於畫素陣列之相異於第一側邊的第二側邊。移位暫存器電路包含第(N-1)級移位暫存器、第N級移位暫存器及第(N+1)級移位暫存器。第(N-1)級移位暫存器係用來根據第一時脈產生第(N-1)閘極訊號饋入至第(N-1)閘極線。第N級移位暫存器係用來根據第二時脈產生第N閘極訊號饋入至第N閘極線。第(N+1)級移位暫存器係用來根據第三時脈產生第(N+1)閘極訊號饋入至第(N+1)閘極線。輔助電路包含第一電晶體。第一電晶體具有用來接收第一時脈的第一端、電連接於第N閘極線的閘極端、及電連接於第(N-1)閘極線的第二端。第一電晶體係用來根據第一時脈與第N閘極訊號對第(N-1)閘極訊號執行訊號穩壓及準位加速切換運作。 依據本發明之實施例,另揭露一種液晶顯示裝置,用以提供複數閘極訊號至畫素陣列之複數閘極線。此種液晶顯示裝置包含移位暫存器電路與輔助電路。設置於畫素陣列之第一側邊的移位暫存器電路係將複數閘極訊號從畫素陣列的第一側邊饋入至複數閘極線,而輔助電路係設置於畫素陣列之相異於第一側邊的第二側邊。移位暫存器電路包含複數級移位暫存器,其中複數級移位暫存器中的第M級移位暫存器,電連接於該些閘極線之第M閘極線,第M級移位暫存器係用來根據第一時脈產生該些閘極訊號之第M閘極訊號;該複數級移位暫存器中的第N級移位暫存器,電連接於該些閘極線之第N閘極線,該第N級移位暫存器係用來根據第二時脈產生該些閘極訊號之一第N閘極訊號。輔助電路包含第一電晶體,具有用來接收第一時脈的第一端、一電連接於該第N閘極線的閘極端、及一電連接於第M閘極線的第二端。 依據本發明之實施例,上述第M級移位暫存器係為第(N-1)級移位暫存器,第M閘極線係為第(N-1)閘極線,第M閘極訊號係為第(N-1)閘極線;或者第M級移位暫存器係為第(N+1)級移位暫存器,第M閘極線係為第(N+1)閘極線,第M閘極訊號係為第(N+1)閘極訊號。 依據本發明之實施例,上述複數級移位暫存器中的第(N+1)級移位暫存器,電連接於該些閘極線之第(N+1)閘極線,第(N+1)級移位暫存器係用來根據第三時脈產生該些閘極訊號之第(N+1)閘極訊號。並且輔助電路另包含第二電晶體,具有用來接收該第三時脈的第一端、電連接於該第N閘極線的閘極端、及電連接於該第(N+1)閘極線的第二端。 本發明另揭露一種顯示驅動方法,適用於驅動具移位暫存器電路與輔助電路之閘極驅動電路。移位暫存器電路係用來提供複數閘極訊號至畫素陣列,而移位暫存器電路與輔助電路即分別設置於畫素陣列之兩相異側邊。於輔助電路之第一實施例的運作中,此種顯示驅動方法包含:於第一時段內,移位暫存器電路輸出第一準位之第(N-1)閘極訊號與具第二準位之第N閘極訊號至畫素陣列及輔助電路,其中第二準位係異於第一準位;於第一時段內,輔助電路根據具第一準位之第(N-1)閘極訊號與第二準位之第一時脈將第N閘極訊號穩壓於第二準位;於第一時段後之第二時段內,移位暫存器電路輸出具第一準位之第(N-1)閘極訊號與具第一準位之第N閘極訊號至畫素陣列及輔助電路;於第二時段內,輔助電路根據具第一準位之第(N-1)閘極訊號與具第一準位之第一時脈將第N閘極訊號從第二準位加速切換至第一準位;於第二時段後之第三時段內,移位暫存器電路輸出具第一準位之第(N-1)閘極訊號與具第一準位之第N閘極訊號至畫素陣列及輔助電路;以及於第三時段內,輔助電路根據具第一準位之第(N-1)閘極訊號與具第一準位之第一時脈將第N閘極訊號穩壓於第一準位。於輔助電路之第二實施例的運作中,此種顯示驅動方法包含:於第一時段內,移位暫存器電路輸出具第一準位之第(N+1)閘極訊號與具第一準位之第N閘極訊號至畫素陣列及輔助電路;於第一時段內,輔助電路根據具第一準位之第(N+1)閘極訊號與具第一準位之第一時脈將第N閘極訊號穩壓於第一準位;於第一時段後之第二時段內,移位暫存器電路輸出具第一準位之第(N+1)閘極訊號與具第二準位之第N閘極訊號至畫素陣列及輔助電路,其中第二準位係異於第一準位;於第二時段內,輔助電路根據具第一準位之第(N+1)閘極訊號與具第二準位之第一時脈將第N閘極訊號從第一準位加速切換至第二準位;於第二時段後之第三時段內,移位暫存器電路輸出具第一準位之第(N+1)閘極訊號與具第二準位之第N閘極訊號至畫素陣列及輔助電路;以及於第三時段內,輔助電路根據具第一準位之第(N+1)閘極訊號與具第二準位之第一時脈將第N閘極訊號穩壓於第二準位。 下文依本發明的閘極驅動電路及其閘極驅動方法,特舉實施例配合所附圖式作詳細說明,但所提供之實施例並非用以限制本發明所涵蓋的範圍,而方法流程步驟編號更非用以限制其執行先後次序,任何由方法步驟重新組合之執行流程,所產生具有均等功效的方法,皆為本發明所涵蓋的範圍。 第1圖為本發明第一實施例之閘極驅動電路的電路示意圖。如第1圖所示,閘極驅動電路100包含移位暫存器電路110與輔助電路150。閘極驅動電路100係用來提供複數閘極訊號SG1~SGm至畫素陣列190之複數閘極線195。設置於畫素陣列190之第一側邊的移位暫存器電路110係用來將複數閘極訊號SG1~SGm從畫素陣列190之第一側邊饋入至複數畫素PX,並且再通過畫素陣列190並經由第二側邊傳輸至輔助電路150。輔助電路150係設置於畫素陣列190之相異於第一側邊的第二側邊,用來對複數閘極訊號SG1~SGm進行訊號穩壓及準位加速切換運作。移位暫存器電路110包含複數級移位暫存器120,每一級移位暫存器120係用來根據對應時脈產生對應閘極訊號饋入至對應閘極線195。為方便說明,第1圖顯示第一至第三級移位暫存器、第(N-2)至第(N+3)級移位暫存器、及第(M-2)至第M級移位暫存器,其中N大於5,且M大於(N+5)。輔助電路150包含複數第一輔助電晶體160與複數第二輔助電晶體170,每一第一輔助電晶體160係用來根據對應閘極訊號及對應時脈執行後一閘極訊號的訊號穩壓及準位加速切換運作,每一第二輔助電晶體170係用來根據對應閘極訊號及對應時脈執行前一閘極訊號的訊號穩壓及準位加速切換運作。此外,第一側邊的第二側邊可以例如是兩對向的側邊或是兩相鄰的側邊,並且閘極驅動電路100係設置於具該畫素陣列190之面板內。 舉例而言,電連接於閘極線GL1之第一級移位暫存器120係用來根據時脈CK1產生閘極訊號SG1饋入至閘極線GL1,而電連接於閘極線GL1與閘極線GL2之第一輔助電晶體P1即根據閘極訊號SG1與時脈CK2對閘極訊號SG2執行訊號穩壓及準位加速切換運作。電連接於閘極線GL2之第二級移位暫存器120係用來根據時脈CK2產生閘極訊號SG2饋入至閘極線GL2,而電連接於閘極線GL2與閘極線GL3之第一輔助電晶體P2即根據閘極訊號SG2與時脈CK3對閘極訊號SG3執行訊號穩壓及準位加速切換運作,且電連接於閘極線GL2與閘極線GL1之第二輔助電晶體Q2即根據閘極訊號SG2與時脈CK1對閘極訊號SG1執行訊號穩壓及準位加速切換運作。 電連接於閘極線GLn-1之第(N-1)級移位暫存器120係用來根據時脈CK2產生閘極訊號SGn-1饋入至閘極線GLn-1,而電連接於閘極線GLn-1與閘極線GLn之第一輔助電晶體Pn-1即根據閘極訊號SGn-1與時脈CK3對閘極訊號SGn執行訊號穩壓及準位加速切換運作,且電連接於閘極線GLn-1與閘極線GLn-2之第二輔助電晶體Qn-1即根據閘極訊號SGn-1與時脈CK1對閘極訊號SGn-2執行訊號穩壓及準位加速切換運作。電連接於閘極線GLn之第N級移位暫存器120係用來根據時脈CK3產生閘極訊號SGn饋入至閘極線GLn,而電連接於閘極線GLn與閘極線GLn+1之第一輔助電晶體Pn即根據閘極訊號SGn與時脈CK4對閘極訊號SGn+1執行訊號穩壓及準位加速切換運作,且電連接於閘極線GLn與閘極線GLn-1之第二輔助電晶體Qn即根據閘極訊號SGn與時脈CK2對閘極訊號SGn-1執行訊號穩壓及準位加速切換運作。電連接於閘極線GLn+1之第(N+1)級移位暫存器120係用來根據時脈CK4產生閘極訊號SGn+1饋入至閘極線GLn+1,而電連接於閘極線GLn+1與閘極線GLn+2之第一輔助電晶體Pn+1即根據閘極訊號SGn+1與時脈CK5對閘極訊號SGn+2執行訊號穩壓及準位加速切換運作,且電連接於閘極線GLn+1與閘極線GLn之第二輔助電晶體Qn+1即根據閘極訊號SGn+1與時脈CK3對閘極訊號SGn執行訊號穩壓及準位加速切換運作。 電連接於閘極線GLm-1之第(M-1)級移位暫存器120係用來根據時脈CK5產生閘極訊號SGm-1饋入至閘極線GLm-1,而電連接於閘極線GLm-1與閘極線GLm之第一輔助電晶體Pm-1即根據閘極訊號SGm-1與時脈CK6對閘極訊號SGm執行訊號穩壓及準位加速切換運作,且電連接於閘極線GLm-1與閘極線GLm-2之第二輔助電晶體Qm-1即根據閘極訊號SGm-1與時脈CK4對閘極訊號SGm-2執行訊號穩壓及準位加速切換運作。電連接於閘極線GLm之第M級移位暫存器120係用來根據時脈CK6產生閘極訊號SGm饋入至閘極線GLm,而電連接於閘極線GLm與閘極線GLm-1之第二輔助電晶體Qm即根據閘極訊號SGm與時脈CK5對閘極訊號SGm-1執行訊號穩壓及準位加速切換運作。請注意,第M級移位暫存器120是移位暫存器電路110的最後一級移位暫存器。 在第1圖所示之輔助電路150的實施例中,第一輔助電晶體P1具有用來接收時脈CK2的第一端、電連接於閘極線GL1的閘極端、及電連接於閘極線GL2的第二端,第一輔助電晶體P2具有用來接收時脈CK3的第一端、電連接於閘極線GL2的閘極端、及電連接於閘極線GL3的第二端,第二輔助電晶體Q2具有用來接收時脈CK1的第一端、電連接於閘極線GL2的閘極端、及電連接於閘極線GL1的第二端,第一輔助電晶體Pn-1具有用來接收時脈CK3的第一端、電連接於閘極線GLn-1的閘極端、及電連接於閘極線GLn的第二端,第二輔助電晶體Qn-1具有用來接收時脈CK1的第一端、電連接於閘極線GLn-1的閘極端、及電連接於閘極線GLn-2的第二端,第一輔助電晶體Pn具有用來接收時脈CK4的第一端、電連接於閘極線GLn的閘極端、及電連接於閘極線GLn+1的第二端,第二輔助電晶體Qn具有用來接收時脈CK2的第一端、電連接於閘極線GLn的閘極端、及電連接於閘極線GLn-1的第二端,第一輔助電晶體Pn+1具有用來接收時脈CK5的第一端、電連接於閘極線GLn+1的閘極端、及電連接於閘極線GLn+2的第二端,第二輔助電晶體Qn+1具有用來接收時脈CK3的第一端、電連接於閘極線GLn+1的閘極端、及電連接於閘極線GLn的第二端,第一輔助電晶體Pm-1具有用來接收時脈CK6的第一端、電連接於閘極線GLm-1的閘極端、及電連接於閘極線GLm的第二端,第二輔助電晶體Qm-1具有用來接收時脈CK4的第一端、電連接於閘極線GLm-1的閘極端、及電連接於閘極線GLm-2的第二端,第二輔助電晶體Qm具有用來接收時脈CK5的第一端、電連接於閘極線GLm的閘極端、及電連接於閘極線GLm-1的第二端。其餘第一輔助電晶體160及第二輔助電晶體170之耦接關係可同理類推。 第2圖為第1圖之閘極驅動電路的工作相關訊號之波形示意圖,其中橫軸為時間軸。在第2圖中,由上往下的訊號分別為時脈CK1、時脈CK2、時脈CK3、時脈CK4、時脈CK5、時脈CK6、閘極訊號SGn-2、閘極訊號SGn-1、閘極訊號SGn、閘極訊號SGn+1、以及閘極訊號SGn+2。如第2圖所示,時脈CK1~CK6之波形係以30度相位差依序錯開,且每一時脈CK1~CK6係在相異之第一準位VL1與第二準位VL2間作週期性準位切換。參閱第2圖與第1圖,於時段T1內,第(N-1)級移位暫存器120輸出具第一準位VL1之閘極訊號SGn-1,第N級移位暫存器120輸出具第二準位VL2之閘極訊號SGn,且第(N+1)級移位暫存器120輸出具第二準位VL2之閘極訊號SGn+1,此時第一輔助電晶體Pn-1根據具第一準位VL1之閘極訊號SGn-1與具第二準位VL2之時脈CK3將閘極訊號SGn穩壓於第二準位VL2,且第二輔助電晶體Qn-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK1將閘極訊號SGn-2穩壓於第一準位VL1。於時段T2內,第(N-1)級移位暫存器120輸出具第一準位VL1之閘極訊號SGn-1,第N級移位暫存器120輸出具第一準位VL1之閘極訊號SGn,且第(N+1)級移位暫存器120輸出具第二準位VL2之閘極訊號SGn+1,此時第一輔助電晶體Pn-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK3將閘極訊號SGn從第二準位VL2加速切換至第一準位VL1,第一輔助電晶體Pn根據具第一準位VL1之閘極訊號SGn與具第二準位VL2之時脈CK4將閘極訊號SGn+1穩壓於第二準位VL2,第二輔助電晶體Qn根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK2將閘極訊號SGn-1穩壓於第一準位VL1,且第二輔助電晶體Qn-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK1將閘極訊號SGn-2穩壓於第一準位VL1。 於時段T3內,第(N-1)級移位暫存器120輸出具第一準位VL1之閘極訊號SGn-1,第N級移位暫存器120輸出具第一準位VL1之閘極訊號SGn,且第(N+1)級移位暫存器120輸出具第一準位VL1之閘極訊號SGn+1,此時第一輔助電晶體Pn-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK3將閘極訊號SGn穩壓於第一準位VL1,第一輔助電晶體Pn根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK4將閘極訊號SGn+1從第二準位VL2加速切換至第一準位VL1,第二輔助電晶體Qn根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK2將閘極訊號SGn-1穩壓於第一準位VL1,且第二輔助電晶體Qn+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK3將閘極訊號SGn穩壓於第一準位VL1。 於時段T4內,第(N-1)級移位暫存器120輸出具第二準位VL2之閘極訊號SGn-1,第N級移位暫存器120輸出具第一準位VL1之閘極訊號SGn,且第(N+1)級移位暫存器120輸出具第一準位VL1之閘極訊號SGn+1,此時第二輔助電晶體Qn+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK3將閘極訊號SGn穩壓於第一準位VL1,第二輔助電晶體Qn根據具第一準位VL1之閘極訊號SGn與具第二準位VL2之時脈CK2將閘極訊號SGn-1從第一準位VL1加速切換至第二準位VL2,第一輔助電晶體Pn根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK4將閘極訊號SGn+1穩壓於第一準位VL1,且第一輔助電晶體Pn+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK5將閘極訊號SGn+2穩壓於第一準位VL1。於時段T5內,第(N-1)級移位暫存器120輸出具第二準位VL2之閘極訊號SGn-1,第N級移位暫存器120輸出具第二準位VL2之閘極訊號SGn,且第(N+1)級移位暫存器120輸出具第一準位VL1之閘極訊號SGn+1,此時第二輔助電晶體Qn+1根據具第一準位VL1之閘極訊號SGn+1與具第二準位VL2之時脈CK3將閘極訊號SGn從第一準位VL1加速切換至第二準位VL2,且第一輔助電晶體Pn+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK5將閘極訊號SGn+2穩壓於第一準位VL1。 由上述可知,在閘極驅動電路100的運作中,藉由輔助電路150的訊號穩壓及準位加速切換運作可降低每一閘極訊號之脈波失真度,據以增加畫素充電時間,從而提高影像顯示品質。此外,於每一畫面時間中,輔助電路150之每一輔助電晶體160/170僅在相對應閘極訊號之脈波時間內處於導通狀態,故可避免發生電晶體特性曲線偏移以提高操作穩定度。 第3圖為本發明第二實施例之閘極驅動電路的電路示意圖。如第3圖所示,閘極驅動電路200包含移位暫存器電路210與輔助電路250。移位暫存器電路210與輔助電路250係分別設置於畫素陣列190的兩相異側邊。移位暫存器電路210之內部結構與相關功能運作係同於第1圖所示之移位暫存器電路110,不再贅述。輔助電路250係用來對複數閘極訊號SG1~SGm進行訊號穩壓及準位加速切換運作。輔助電路250包含複數第一輔助電晶體260,每一第一輔助電晶體260係用來根據對應閘極訊號及對應時脈執行後一閘極訊號的訊號穩壓及準位加速切換運作。舉例而言,電連接於閘極線GL1與閘極線GL2之第一輔助電晶體A1係根據閘極訊號SG1與時脈CK2對閘極訊號SG2執行訊號穩壓及準位加速切換運作,電連接於閘極線GL2與閘極線GL3之第一輔助電晶體A2係根據閘極訊號SG2與時脈CK3對閘極訊號SG3執行訊號穩壓及準位加速切換運作,電連接於閘極線GLn-1與閘極線GLn之第一輔助電晶體An-1係根據閘極訊號SGn-1與時脈CK3對閘極訊號SGn執行訊號穩壓及準位加速切換運作,電連接於閘極線GLn與閘極線GLn+1之第一輔助電晶體An係根據閘極訊號SGn與時脈CK4對閘極訊號SGn+1執行訊號穩壓及準位加速切換運作,電連接於閘極線GLn+1與閘極線GLn+2之第一輔助電晶體An+1係根據閘極訊號SGn+1與時脈CK5對閘極訊號SGn+2執行訊號穩壓及準位加速切換運作,電連接於閘極線GLm-2與閘極線GLm-1之第一輔助電晶體Am-2係根據閘極訊號SGm-2與時脈CK5對閘極訊號SGm-1執行訊號穩壓及準位加速切換運作,電連接於閘極線GLm-1與閘極線GLm之第一輔助電晶體Am-1係根據閘極訊號SGm-1與時脈CK6對閘極訊號SGm執行訊號穩壓及準位加速切換運作。 在第3圖所示之輔助電路250的實施例中,第一輔助電晶體A1具有用來接收時脈CK2的第一端、電連接於閘極線GL1的閘極端、及電連接於閘極線GL2的第二端,第一輔助電晶體A2具有用來接收時脈CK3的第一端、電連接於閘極線GL2的閘極端、及電連接於閘極線GL3的第二端,第一輔助電晶體An-1具有用來接收時脈CK3的第一端、電連接於閘極線GLn-1的閘極端、及電連接於閘極線GLn的第二端,第一輔助電晶體An具有用來接收時脈CK4的第一端、電連接於閘極線GLn的閘極端、及電連接於閘極線GLn+1的第二端,第一輔助電晶體An+1具有用來接收時脈CK5的第一端、電連接於閘極線GLn+1的閘極端、及電連接於閘極線GLn+2的第二端,第一輔助電晶體Am-2具有用來接收時脈CK5的第一端、電連接於閘極線GLm-2的閘極端、及電連接於閘極線GLm-1的第二端,第一輔助電晶體Am-1具有用來接收時脈CK6的第一端、電連接於閘極線GLm-1的閘極端、及電連接於閘極線GLm的第二端,其餘第一輔助電晶體260之耦接關係可同理類推。 閘極驅動電路200的工作相關訊號之波形基本上同於第2圖所示之訊號波形。參閱第2圖與第3圖,於時段T1內,第一輔助電晶體An-1根據具第一準位VL1之閘極訊號SGn-1與具第二準位VL2之時脈CK3將閘極訊號SGn穩壓於第二準位VL2。於時段T2內,第一輔助電晶體An-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK3將閘極訊號SGn從第二準位VL2加速切換至第一準位VL1,且第一輔助電晶體An根據具第一準位VL1之閘極訊號SGn與具第二準位VL2之時脈CK4將閘極訊號SGn+1穩壓於第二準位VL2。於時段T3內,第一輔助電晶體An-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK3將閘極訊號SGn穩壓於第一準位VL1,且第一輔助電晶體An根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK4將閘極訊號SGn+1從第二準位VL2加速切換至第一準位VL1。於時段T4內,第一輔助電晶體An根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK4將閘極訊號SGn+1穩壓於第一準位VL1,且第一輔助電晶體An+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK5將閘極訊號SGn+2穩壓於第一準位VL1。於時段T5內,第一輔助電晶體An+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK5將閘極訊號SGn+2穩壓於第一準位VL1。 由上述可知,在閘極驅動電路200的運作中,藉由輔助電路250的訊號穩壓及準位加速切換運作可降低每一閘極訊號之脈波失真度,據以增加畫素充電時間,從而提高影像顯示品質。此外,於每一畫面時間中,輔助電路250之每一第一輔助電晶體260僅在相對應閘極訊號之脈波時間內處於導通狀態,故可避免發生電晶體特性曲線偏移以提高操作穩定度。 第4圖為本發明第三實施例之閘極驅動電路的電路示意圖。如第4圖所示,閘極驅動電路300包含移位暫存器電路310與輔助電路350。移位暫存器電路310與輔助電路350係分別設置於畫素陣列190的兩相異側邊。移位暫存器電路310之內部結構與相關功能運作係同於第1圖所示之移位暫存器電路110,不再贅述。輔助電路350係用來對複數閘極訊號SG1~SGm進行訊號穩壓及準位加速切換運作。輔助電路350包含複數第二輔助電晶體370,每一第二輔助電晶體370係用來根據對應閘極訊號及對應時脈執行前一閘極訊號的訊號穩壓及準位加速切換運作。舉例而言,電連接於閘極線GL2與閘極線GL1之第二輔助電晶體B2係根據閘極訊號SG2與時脈CK1對閘極訊號SG1執行訊號穩壓及準位加速切換運作,電連接於閘極線GL3與閘極線GL2之第二輔助電晶體B3係根據閘極訊號SG3與時脈CK2對閘極訊號SG2執行訊號穩壓及準位加速切換運作,電連接於閘極線GLn-1與閘極線GLn-2之第二輔助電晶體Bn-1係根據閘極訊號SGn-1與時脈CK1對閘極訊號SGn-2執行訊號穩壓及準位加速切換運作,電連接於閘極線GLn與閘極線GLn-1之第二輔助電晶體Bn係根據閘極訊號SGn與時脈CK2對閘極訊號SGn-1執行訊號穩壓及準位加速切換運作,電連接於閘極線GLn+1與閘極線GLn之第二輔助電晶體Bn+1係根據閘極訊號SGn+1與時脈CK3對閘極訊號SGn執行訊號穩壓及準位加速切換運作,電連接於閘極線GLm-1與閘極線GLm-2之第二輔助電晶體Bm-1係根據閘極訊號SGm-1與時脈CK4對閘極訊號SGm-2執行訊號穩壓及準位加速切換運作,電連接於閘極線GLm與閘極線GLm-1之第二輔助電晶體Bm係根據閘極訊號SGm與時脈CK5對閘極訊號SGm-1執行訊號穩壓及準位加速切換運作。 在第4圖所示之輔助電路350的實施例中,第二輔助電晶體B2具有用來接收時脈CK1的第一端、電連接於閘極線GL2的閘極端、及電連接於閘極線GL1的第二端,第二輔助電晶體B3具有用來接收時脈CK2的第一端、電連接於閘極線GL3的閘極端、及電連接於閘極線GL2的第二端,第二輔助電晶體Bn-1具有用來接收時脈CK1的第一端、電連接於閘極線GLn-1的閘極端、及電連接於閘極線GLn-2的第二端,第二輔助電晶體Bn具有用來接收時脈CK2的第一端、電連接於閘極線GLn的閘極端、及電連接於閘極線GLn-1的第二端,第二輔助電晶體Bn+1具有用來接收時脈CK3的第一端、電連接於閘極線GLn+1的閘極端、及電連接於閘極線GLn的第二端,第二輔助電晶體Bm-1具有用來接收時脈CK4的第一端、電連接於閘極線GLm-1的閘極端、及電連接於閘極線GLm-2的第二端,第二輔助電晶體Bm具有用來接收時脈CK5的第一端、電連接於閘極線GLm的閘極端、及電連接於閘極線GLm-1的第二端,其餘第二輔助電晶體370之耦接關係可同理類推。 閘極驅動電路300的工作相關訊號之波形基本上同於第2圖所示之訊號波形。參閱第2圖與第4圖,於時段T1內,第二輔助電晶體Bn-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK1將閘極訊號SGn-2穩壓於第一準位VL1。於時段T2內,第二輔助電晶體Bn-1根據具第一準位VL1之閘極訊號SGn-1與具第一準位VL1之時脈CK1將閘極訊號SGn-2穩壓於第一準位VL1,且第二輔助電晶體Bn根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK2將閘極訊號SGn-1穩壓於第一準位VL1。於時段T3內,第二輔助電晶體Bn根據具第一準位VL1之閘極訊號SGn與具第一準位VL1之時脈CK2將閘極訊號SGn-1穩壓於第一準位VL1,且第二輔助電晶體Bn+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK3將閘極訊號SGn穩壓於第一準位VL1。於時段T4內,第二輔助電晶體Bn根據具第一準位VL1之閘極訊號SGn與具第二準位VL1之時脈CK2將閘極訊號SGn-1從第一準位VL1加速切換至第二準位VL2,且第二輔助電晶體Bn+1根據具第一準位VL1之閘極訊號SGn+1與具第一準位VL1之時脈CK3將閘極訊號SGn穩壓於第一準位VL1。於時段T5內,第二輔助電晶體Bn+1根據具第一準位VL1之閘極訊號SGn+1與具第二準位VL1之時脈CK3將閘極訊號SGn從第一準位VL1加速切換至第二準位VL2。 由上述可知,在閘極驅動電路300的運作中,藉由輔助電路350的訊號穩壓及準位加速切換運作可降低每一閘極訊號之脈波失真度,據以增加畫素充電時間,從而提高影像顯示品質。此外,於每一畫面時間中,輔助電路350之每一第二輔助電晶體370僅在相對應閘極訊號之脈波時間內處於導通狀態,故可避免發生電晶體特性曲線偏移以提高操作穩定度。 第5圖為第1、3及4圖所示之第N級移位暫存器的一實施例示意圖。如第5圖所示,第N級移位暫存器120包含輸入單元510、上拉單元520、儲能單元530、控制單元540、第一下拉單元550、第二下拉單元560、以及第三下拉單元570。輸入單元510係用來根據閘極訊號SGn-6以輸出驅動控制電壓VQn。上拉單元520係用來根據驅動控制電壓VQn與時脈CK3以上拉閘極線GLn之閘極訊號SGn。儲能單元530係用來根據驅動控制電壓VQn執行充電/放電程序。控制單元540係用來根據驅動控制電壓VQn與時脈CK3以產生控制訊號SCn。第一下拉單元550係用來根據控制訊號SCn以下拉閘極訊號SGn。第一下拉單元550亦可根據反相於時脈CK3之時脈XCK3以下拉閘極訊號SGn。第二下拉單元560係用來根據控制訊號SCn以下拉驅動控制電壓VQn。第三下拉單元570係用來根據閘極訊號SGn+6以下拉驅動控制電壓VQn。第1、3及4圖所示之其餘級移位暫存器120的內部功能結構可根據第5圖所示之第N級移位暫存器120而同理類推。請注意,第N級移位暫存器120之內部功能結構並不限於第5圖所示之實施例,只要功能電路可根據具脈波重疊之複數時脈產生具脈波重疊之複數閘極訊號均能作為本發明閘極驅動電路之移位暫存器電路實施例。此外,本發明閘極驅動電路並不限於以上述時脈CK1~CK6及其反相時脈進行閘極訊號掃描運作,譬如亦可基於四系統時脈機制進行閘極訊號掃描運作,只要相續時脈具脈波重疊即可。 第6圖為本發明基於第1圖所示之閘極驅動電路的閘極驅動方法之流程圖。如第6圖所示,用於閘極驅動電路100之閘極驅動方法的流程700包含下列步驟:步驟S710:於第一時段內,移位暫存器電路110輸出具第一準位之閘極訊號SGn-1、具第二準位之閘極訊號SGn與具第二準位之閘極訊號SGn+1至畫素陣列190及輔助電路150,其中第二準位係異於第一準位;步驟S715:於第一時段內,輔助電路150根據具第一準位之閘極訊號SGn-1與具第二準位之時脈CK3將閘極訊號SGn穩壓於第二準位;步驟S720:於第一時段後之第二時段內,移位暫存器電路110輸出具第一準位之閘極訊號SGn-1、具第一準位之閘極訊號SGn與具第二準位之閘極訊號SGn+1至畫素陣列190及輔助電路150;步驟S725:於第二時段內,輔助電路150根據具第一準位之閘極訊號SGn-1與具第一準位之時脈CK3將閘極訊號SGn從第二準位加速切換至第一準位;步驟S730:於第二時段內,輔助電路150根據具第一準位之閘極訊號SGn與具第二準位之時脈CK4將閘極訊號SGn+1穩壓於第二準位;步驟S735:於第二時段內,輔助電路150根據具第一準位之閘極訊號SGn與具第一準位之時脈CK2將閘極訊號SGn-1穩壓於第一準位;步驟S740:於第二時段後之第三時段內,移位暫存器電路110輸出具第一準位之閘極訊號SGn-1、具第一準位之閘極訊號SGn與具第一準位之閘極訊號SGn+1至畫素陣列190及輔助電路150;步驟S745:於第三時段內,輔助電路150根據具第一準位之閘極訊號SGn-1與具第一準位之時脈CK3將閘極訊號SGn穩壓於第一準位;步驟S750:於第三時段內,輔助電路150根據具第一準位之閘極訊號SGn與具第一準位之時脈CK4將閘極訊號SGn+1從第二準位加速切換至第一準位;步驟S755:於第三時段內,輔助電路150根據具第一準位之閘極訊號SGn與具第一準位之時脈CK2將閘極訊號SGn-1穩壓於第一準位;步驟S760:於第三時段內,輔助電路150根據具第一準位之閘極訊號SGn+1與具第一準位之時脈CK3將閘極訊號SGn穩壓於第一準位;步驟S765:於第三時段後之第四時段內,移位暫存器電路110輸出具第二準位之閘極訊號SGn-1、具第一準位之閘極訊號SGn與具第一準位之閘極訊號SGn+1至畫素陣列190及輔助電路150;步驟S770:於第四時段內,輔助電路150根據具第一準位之閘極訊號SGn+1與具第一準位之時脈CK3將閘極訊號SGn穩壓於第一準位;步驟S775:於第四時段內,輔助電路150根據具第一準位之閘極訊號SGn與具第二準位之時脈CK2將閘極訊號SGn-1從第一準位加速切換至第二準位,進而將閘極訊號SGn-1穩壓於第二準位;步驟S780:於第四時段內,輔助電路150根據具第一準位之閘極訊號SGn與具第一準位之時脈CK4將閘極訊號SGn+1穩壓於第一準位;步驟S785:於第四時段後之第五時段內,移位暫存器電路110輸出具第二準位之閘極訊號SGn-1、具第二準位之閘極訊號SGn與具第一準位之閘極訊號SGn+1至畫素陣列190及輔助電路150;以及步驟S790:於第五時段內,輔助電路根150據具第一準位之閘極訊號SGn+1與具第二準位之時脈CK3將閘極訊號SGn從第一準位加速切換至第二準位,進而將閘極訊號SGn穩壓於第二準位。 第7圖為本發明基於第3圖所示之閘極驅動電路的閘極驅動方法之流程圖。如第7圖所示,用於閘極驅動電路200之閘極驅動方法的流程800包含下列步驟:步驟S810:於第一時段內,移位暫存器電路210輸出具第一準位之閘極訊號SGn-1、具第二準位之閘極訊號SGn與具第二準位之閘極訊號SGn+1至畫素陣列190及輔助電路250,其中第二準位係異於第一準位;步驟S815:於第一時段內,輔助電路250根據具第一準位之閘極訊號SGn-1與具第二準位之時脈CK3將閘極訊號SGn穩壓於第二準位;步驟S820:於第一時段後之第二時段內,移位暫存器電路210輸出具第一準位之閘極訊號SGn-1、具第一準位之閘極訊號SGn與具第二準位之閘極訊號SGn+1至畫素陣列190及輔助電路250;步驟S825:於第二時段內,輔助電路250根據具第一準位之閘極訊號SGn-1與具第一準位之時脈CK3將閘極訊號SGn從第二準位加速切換至第一準位;步驟S830:於第二時段內,輔助電路250根據具第一準位之閘極訊號SGn與具第二準位之時脈CK4將閘極訊號SGn+1穩壓於第二準位;步驟S835:於第二時段後之第三時段內,移位暫存器電路210輸出具第一準位之閘極訊號SGn-1、具第一準位之閘極訊號SGn與具第一準位之閘極訊號SGn+1至畫素陣列190及輔助電路250;步驟S840:於第三時段內,輔助電路250根據具第一準位之閘極訊號SGn-1與具第一準位之時脈CK3將閘極訊號SGn穩壓於第一準位;步驟S845:於第三時段內,輔助電路250根據具第一準位之閘極訊號SGn與具第一準位之時脈CK4將閘極訊號SGn+1從第二準位加速切換至第一準位;步驟S850:於第三時段後之第四時段內,移位暫存器電路210輸出具第二準位之閘極訊號SGn-1、具第一準位之閘極訊號SGn與具第一準位之閘極訊號SGn+1至畫素陣列190及輔助電路250;以及步驟S855:於第四時段內,輔助電路250根據具第一準位之閘極訊號SGn與具第一準位之時脈CK4將閘極訊號SGn+1穩壓於第一準位。 第8圖為本發明基於第4圖所示之閘極驅動電路的閘極驅動方法之流程圖。如第8圖所示,用於閘極驅動電路300之閘極驅動方法的流程900包含下列步驟:步驟S910:於第一時段內,移位暫存器電路310輸出具第一準位之閘極訊號SGn+1、具第一準位之閘極訊號SGn與具第一準位之閘極訊號SGn-1至畫素陣列190及輔助電路350;步驟S915:於第一時段內,輔助電路350根據具第一準位之閘極訊號SGn+1與具第一準位之時脈CK3將閘極訊號SGn穩壓於第一準位;步驟S920:於第一時段內,輔助電路350根據具第一準位之閘極訊號SGn與具第一準位之時脈CK2將閘極訊號SGn-1穩壓於第一準位;步驟S925:於第一時段後之第二時段內,移位暫存器電路310輸出具第一準位之閘極訊號SGn+1、具第一準位之閘極訊號SGn與具第二準位之閘極訊號SGn-1至畫素陣列190及輔助電路350,其中第二準位係異於第一準位;步驟S930:於第二時段內,輔助電路350根據具第一準位之閘極訊號SGn+1與具第一準位之時脈CK3將閘極訊號SGn穩壓於第一準位;步驟S935:於第二時段內,輔助電路350根據具第一準位之閘極訊號SGn與具第二準位之時脈CK2將閘極訊號SGn-1從第一準位加速切換至第二準位,進而將閘極訊號SGn-1穩壓於第二準位;步驟S940:於第二時段後之第三時段內,移位暫存器電路310輸出具第一準位之閘極訊號SGn+1、具第二準位之閘極訊號SGn與具第二準位之閘極訊號SGn-1至畫素陣列190及輔助電路350;步驟S945:於第三時段內,輔助電路350根據具第一準位之閘極訊號SGn+1與具第二準位之時脈CK3將閘極訊號SGn從第一準位加速切換至第二準位;步驟S950:於第三時段後之第四時段內,移位暫存器電路310輸出具第一準位之閘極訊號SGn+1、具第二準位之閘極訊號SGn與具第二準位之閘極訊號SGn-1至畫素陣列190及輔助電路350;以及步驟S955:於第四時段內,輔助電路350根據具第一準位之閘極訊號SGn+1與具第二準位之時脈CK3將閘極訊號SGn穩壓於第二準位。 綜上所述,本發明閘極驅動電路係在畫素陣列的兩側邊分別設置移位暫存器電路及輔助電路,進而藉由本發明閘極驅動方法的訊號穩壓及準位加速切換運作降低每一閘極訊號之脈波失真度,據以增加畫素充電時間,從而提高影像顯示品質。此外,於每一畫面時間中,輔助電路之每一輔助電晶體僅在相對應閘極訊號之脈波時間內處於導通狀態,故可避免發生電晶體特性曲線偏移以提高操作穩定度。 雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何具有本發明所屬技術領域之通常知識者,在不脫離本發明之精神和範圍內,當可作各種更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。 100、200、300...閘極驅動電路 110、210、310...移位暫存器電路 120...移位暫存器 150、250、350...輔助電路 160、260...第一輔助電晶體 170、370...第二輔助電晶體 190...畫素陣列 195...閘極線 510...輸入單元 520...上拉單元 530...儲能單元 540...控制單元 550...第一下拉單元 560...第二下拉單元 570...第三下拉單元 700、800、900...流程 A1、A2、Am-2、Am-1、An-1~An+1...第一輔助電晶體 B2、B3、Bm-1、Bm、Bn-1~Bn+1...第二輔助電晶體 CK1~CK6、XCK3...時脈 GL1~GL3、GLm-2~GLm、GLn-2~GLn+3...閘極線 P1、P2、Pm-1、Pn-1~Pn+1...第一輔助電晶體 PX...畫素 Q2、Qm-1、Qm、Qn-1~Qn+1...第二輔助電晶體 S710~S790、S810~S855S910~S955...步驟 SCn...控制訊號 SG1~SG3、SGm-2~SGm、SGn-2~SGn+3、SGn-6、SGn+6...閘極訊號 T1~T5...時段 VL1...第一準位 VL2...第二準位 VQn...驅動控制電壓 第1圖為本發明第一實施例之閘極驅動電路的電路示意圖。 第2圖為第1圖之閘極驅動電路的工作相關訊號之波形示意圖,其中橫軸為時間軸。 第3圖為本發明第二實施例之閘極驅動電路的電路示意圖。 第4圖為本發明第三實施例之閘極驅動電路的電路示意圖。 第5圖為第1、3及4圖所示之第N級移位暫存器的一實施例示意圖。 第6圖為本發明基於第1圖所示之閘極驅動電路的閘極驅動方法之流程圖。 第7圖為本發明基於第3圖所示之閘極驅動電路的閘極驅動方法之流程圖。 第8圖為本發明基於第4圖所示之閘極驅動電路的閘極驅動方法之流程圖。 100...閘極驅動電路 110...移位暫存器電路 120...移位暫存器 150...輔助電路 160...第一輔助電晶體 170...第二輔助電晶體 190...畫素陣列 195...閘極線 CK1~CK6...時脈 GL1~GL3、GLm-2~GLm、GLn-2~GLn+3...閘極線 P1、P2、Pm-1、Pn-1~Pn+1...第一輔助電晶體 PX...畫素 Q2、Qm-1、Qm、Qn-1~Qn+1...第二輔助電晶體 SG1~SG3、SGm-2~SGm、SGn-2~SGn+3...閘極訊號
权利要求:
Claims (15) [1] 一種閘極驅動電路,用以提供複數閘極訊號至一畫素陣列之複數閘極線,該閘極驅動電路包含:一移位暫存器電路,設置於該畫素陣列之一第一側邊,該移位暫存器電路將該些閘極訊號從該第一側邊饋入至該畫素陣列,該移位暫存器電路包含:一第(N-1)級移位暫存器,電連接於該些閘極線之一第(N-1)閘極線,該第(N-1)級移位暫存器係用來根據一第一時脈產生該些閘極訊號之一第(N-1)閘極訊號;一第N級移位暫存器,電連接於該些閘極線之一第N閘極線,該第N級移位暫存器係用來根據一第二時脈產生該些閘極訊號之一第N閘極訊號;一第(N+1)級移位暫存器,電連接於該些閘極線之一第(N+1)閘極線,該第(N+1)級移位暫存器係用來根據一第三時脈產生該些閘極訊號之一第(N+1)閘極訊號;以及一輔助電路,設置於該畫素陣列之一相異於該第一側邊的第二側邊,該輔助電路包含:一第一電晶體,具有一用來接收該第二時脈的第一端、一電連接於該第(N-1)閘極線的閘極端、及一電連接於該第N閘極線的第二端。 [2] 如請求項1所述之閘極驅動電路,其中該輔助電路還包含:一第二電晶體,具有一用來接收該第三時脈的第一端、一電連接於該第N閘極線的閘極端、及一電連接於該第(N+1)閘極線的第二端。 [3] 如請求項1所述之閘極驅動電路,其中該第一時脈與該第二時脈具有非零相位差,該第一時脈與該第三時脈具有非零相位差,且該第二時脈與該第三時脈具有非零相位差。 [4] 如請求項1所述之閘極驅動電路,其中該輔助電路還包含:一第三電晶體,具有一用來接收該第二時脈的第一端、一電連接於該第(N+1)閘極線的閘極端、及一電連接於該第N閘極線的第二端。 [5] 如請求項4所述之閘極驅動電路,其中該輔助電路還包含:一第四電晶體,具有一用來接收該第一時脈的第一端、一電連接於該第N閘極線的閘極端、及一電連接於該第(N-1)閘極線的第二端。 [6] 如請求項1、2、3、4或5所述之閘極驅動電路,其中該閘極驅動電路係設置於具該畫素陣列之面板內;以及,該第(N-1)閘極線係從該第一側邊饋入至該畫素陣列,再通過該畫素陣列並經由該第二側邊傳輸至該輔助電路。 [7] 一種閘極驅動電路,用以提供複數閘極訊號至一畫素陣列之複數閘極線,該閘極驅動電路包含:一移位暫存器電路,設置於該畫素陣列之一第一側邊,該移位暫存器電路將該些閘極訊號從該第一側邊饋入至該畫素陣列,該移位暫存器電路包含:一第(N-1)級移位暫存器,電連接於該些閘極線之一第(N-1)閘極線,該第(N-1)級移位暫存器係用來根據一第一時脈產生該些閘極訊號之一第(N-1)閘極訊號;一第N級移位暫存器,電連接於該些閘極線之一第N閘極線,該第N級移位暫存器係用來根據一第二時脈產生該些閘極訊號之一第N閘極訊號;一第(N+1)級移位暫存器,電連接於該些閘極線之一第(N+1)閘極線,該第(N+1)級移位暫存器係用來根據一第三時脈產生該些閘極訊號之一第(N+1)閘極訊號;以及一輔助電路,設置於該畫素陣列之一相異於該第一側邊的第二側邊,該輔助電路包含:一第一電晶體,具有一用來接收該第一時脈的第一端、一電連接於該第N閘極線的閘極端、及一電連接於該第(N-1)閘極線的第二端。 [8] 如請求項7所述之閘極驅動電路,其中該第一時脈與該第二時脈具有非零相位差,該第一時脈與該第三時脈具有非零相位差,且該第二時脈與該第三時脈具有非零相位差。 [9] 如請求項7所述之閘極驅動電路,其中該輔助電路還包含:一第二電晶體,具有一用來接收該第二時脈的第一端、一電連接於該第(N+1)閘極線的閘極端、及一電連接於該第N閘極線的第二端。 [10] 一種閘極驅動方法,適用於驅動具一移位暫存器電路與一輔助電路之一閘極驅動電路,該移位暫存器電路係用來提供複數閘極訊號至一畫素陣列,該移位暫存器電路與該輔助電路係分別設置於該畫素陣列之兩相異側邊,該閘極驅動方法包含:於一第一時段內,該移位暫存器電路輸出該些閘極訊號的具一第一準位之一第(N-1)閘極訊號與具一第二準位之一第N閘極訊號至該畫素陣列及該輔助電路,其中該第二準位係異於該第一準位;於該第一時段內,該輔助電路根據具該第一準位之該第(N-1)閘極訊號與具該第二準位之一第一時脈將該第N閘極訊號穩壓於該第二準位;於該第一時段後之一第二時段內,該移位暫存器電路輸出具該第一準位之該第(N-1)閘極訊號與具該第一準位之該第N閘極訊號至該畫素陣列及該輔助電路;於該第二時段內,該輔助電路根據具該第一準位之該第(N-1)閘極訊號與具該第一準位之該第一時脈將該第N閘極訊號從該第二準位加速切換至該第一準位;於該第二時段後之一第三時段內,該移位暫存器電路輸出具該第一準位之該第(N-1)閘極訊號與具該第一準位之該第N閘極訊號至該畫素陣列及該輔助電路;以及於該第三時段內,該輔助電路根據具該第一準位之該第(N-1)閘極訊號與具該第一準位之該第一時脈將該第N閘極訊號穩壓於該第一準位。 [11] 如請求項10所述之閘極驅動方法,還包含:於該第二時段內,該移位暫存器電路還輸出該些閘極訊號的具該第二準位之一第(N+1)閘極訊號至該畫素陣列及該輔助電路;於該第二時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第二準位之一第二時脈將該第(N+1)閘極訊號穩壓於該第二準位;於該第三時段內,該移位暫存器電路還輸出具該第一準位之一第(N+1)閘極訊號至該畫素陣列及該輔助電路;於該第三時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第一準位之該第二時脈將該第(N+1)閘極訊號從該第二準位加速切換至該第一準位;於該第三時段後之一第四時段內,該移位暫存器電路輸出具該第二準位之該第(N-1)閘極訊號、具該第一準位之該第N閘極訊號與具該第一準位之該第(N+1)閘極訊號至該畫素陣列及該輔助電路;以及於該第四時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第一準位之該第二時脈將該第(N+1)閘極訊號穩壓於該第一準位。 [12] 如請求項11所述之閘極驅動方法,還包含:於該第二時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第一準位之一第三時脈將該第(N-1)閘極訊號穩壓於該第一準位;於該第三時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第一準位之該第三時脈將該第(N-1)閘極訊號穩壓於該第一準位;於該第三時段內,該輔助電路根據具該第一準位之該第(N+1)閘極訊號與具該第一準位之該第一時脈將該第N閘極訊號穩壓於該第一準位;於該第四時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第二準位之該第三時脈將該第(N-1)閘極訊號從該第一準位加速切換至該第二準位,進而將該第(N-1)閘極訊號穩壓於該第二準位;以及於該第四時段內,該輔助電路根據具該第一準位之該第(N+1)閘極訊號與具該第一準位之該第一時脈將該第N閘極訊號穩壓於該第一準位。 [13] 如請求項12所述之閘極驅動方法,還包含:於該第四時段後之一第五時段內,該移位暫存器電路輸出具該第二準位之該第(N-1)閘極訊號、具該第二準位之該第N閘極訊號與具該第一準位之該第(N+1)閘極訊號至該畫素陣列及該輔助電路;以及於該第五時段內,該輔助電路根據具該第一準位之該第(N+1)閘極訊號與具該第一準位之該第一時脈將該第N閘極訊號從該第一準位加速切換至該第二準位,進而將該第N閘極訊號穩壓於該第二準位。 [14] 一種閘極驅動方法,適用於驅動具一移位暫存器電路與一輔助電路之一閘極驅動電路,該移位暫存器電路係用來提供複數閘極訊號至一畫素陣列,該移位暫存器電路與該輔助電路係分別設置於該畫素陣列之兩相異側邊,該閘極驅動方法包含:於一第一時段內,該移位暫存器電路輸出該些閘極訊號的具一第一準位之一第(N+1)閘極訊號與具該第一準位之一第N閘極訊號至該畫素陣列及該輔助電路;於該第一時段內,該輔助電路根據具該第一準位之該第(N+1)閘極訊號與具該第一準位之一第一時脈將該第N閘極訊號穩壓於該第一準位;於該第一時段後之一第二時段內,該移位暫存器電路輸出具該第一準位之該第(N+1)閘極訊號與具一第二準位之該第N閘極訊號至該畫素陣列及該輔助電路,其中該第二準位係異於該第一準位;於該第二時段內,該輔助電路根據具該第一準位之該第(N+1)閘極訊號與具該第二準位之該第一時脈將該第N閘極訊號從該第一準位加速切換至該第二準位;於該第二時段後之一第三時段內,該移位暫存器電路輸出具該第一準位之該第(N+1)閘極訊號與具該第二準位之該第N閘極訊號至該畫素陣列及該輔助電路;以及於該第三時段內,該輔助電路根據具該第一準位之該第(N+1)閘極訊號與具該第二準位之該第一時脈將該第N閘極訊號穩壓於該第二準位。 [15] 如請求項14所述之閘極驅動方法,還包含:於該第一時段前之一第四時段內,該移位暫存器電路輸出具該第一準位之該第N閘極訊號、具該第一準位之該第(N+1)閘極訊號與該些閘極訊號的具該第一準位之一第(N-1)閘極訊號至該畫素陣列及該輔助電路;於該第四時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第一準位之一第二時脈將該第(N-1)閘極訊號穩壓於該第一準位;於該第四時段內,該輔助電路根據具該第一準位之該第(N+1)閘極訊號與具該第一準位之該第一時脈將該第N閘極訊號穩壓於該第一準位;於該第一時段內,該移位暫存器電路還輸出具該第二準位之該第(N-1)閘極訊號至該畫素陣列及該輔助電路;以及於該第一時段內,該輔助電路根據具該第一準位之該第N閘極訊號與具該第二準位之該第二時脈將該第(N-1)閘極訊號從該第一準位加速切換至該第二準位,進而將該第(N-1)閘極訊號穩壓於該第二準位。
类似技术:
公开号 | 公开日 | 专利标题 US7929658B2|2011-04-19|Shift register circuit having bi-directional transmission mechanism US8774348B2|2014-07-08|Shift register circuit US8351563B2|2013-01-08|Shift register circuit TWI425771B|2014-02-01|移位暫存器電路 TWI406503B|2013-08-21|移位暫存器電路 TWI413050B|2013-10-21|高可靠度閘極驅動電路 TWI402817B|2013-07-21|移位暫存器電路與其閘極訊號產生方法 TWI415052B|2013-11-11|開關裝置與應用該開關裝置之移位暫存器電路 TWI402814B|2013-07-21|可抑制臨界電壓漂移之閘極驅動電路 TWI406218B|2013-08-21|高可靠度閘極驅動電路 TWI427591B|2014-02-21|閘極驅動電路 TWI426526B|2014-02-11|移位暫存器電路 TWI438751B|2014-05-21|閘極驅動電路及其閘極驅動方法 TWI576849B|2017-04-01|影像顯示系統與閘極驅動電路 US20120140871A1|2012-06-07|Shift register circuit CN104282285A|2015-01-14|移位寄存器电路及其驱动方法、栅极驱动电路、显示装置 US20110216877A1|2011-09-08|Shift register circuit WO2015100967A1|2015-07-09|移位寄存器单元、栅极驱动电路及显示装置 TW201301289A|2013-01-01|移位暫存器電路 TWI419468B|2013-12-11|移位暫存器電路 US20100085083A1|2010-04-08|Gate driving circuit having a low leakage current control mechanism CN106328075A|2017-01-11|图像显示系统与栅极驱动电路 US20210043124A1|2021-02-11|Gate driver circuit and driving method of display panel CN102903317A|2013-01-30|显示驱动方法与应用其的显示装置
同族专利:
公开号 | 公开日 CN102411916A|2012-04-11| US20150332652A1|2015-11-19| US9129574B2|2015-09-08| CN102411916B|2013-08-14| US9741313B2|2017-08-22| US20130127797A1|2013-05-23| TWI438751B|2014-05-21|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题 JP2003216123A|2002-01-24|2003-07-30|Matsushita Electric Ind Co Ltd|画像表示装置の駆動方法、画像表示装置| TWI320564B|2005-08-25|2010-02-11|Au Optronics Corp|A shift register driving method| CN100495576C|2005-09-07|2009-06-03|友达光电股份有限公司|移位寄存器电路| US7529333B2|2005-10-27|2009-05-05|Lg Display Co., Ltd.|Shift register| US8174477B2|2006-03-17|2012-05-08|Lg Display Co., Ltd.|Gate driver and repairing method thereof| EP1808844B1|2006-01-13|2012-10-31|Semiconductor Energy Laboratory Co., Ltd.|Display device| KR101243807B1|2006-06-30|2013-03-18|엘지디스플레이 주식회사|쉬프트 레지스터| KR101296645B1|2007-03-12|2013-08-14|엘지디스플레이 주식회사|쉬프트 레지스터| JP4981928B2|2007-12-28|2012-07-25|シャープ株式会社|表示駆動回路及び表示装置| JP5308796B2|2008-11-28|2013-10-09|グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー|表示装置および画素回路| TWI406218B|2009-01-09|2013-08-21|Chunghwa Picture Tubes Ltd|高可靠度閘極驅動電路| TWI413050B|2009-03-17|2013-10-21|Au Optronics Corp|高可靠度閘極驅動電路| CN101847377B|2009-03-27|2012-05-30|北京京东方光电科技有限公司|液晶显示器栅极驱动装置| TW201104668A|2009-07-31|2011-02-01|Au Optronics Corp|Display device having bi-directional scan mechanism and gate signal scanning method thereof| TWI402817B|2009-09-07|2013-07-21|Au Optronics Corp|移位暫存器電路與其閘極訊號產生方法| TWI465039B|2009-10-15|2014-12-11|Au Optronics Corp|移位暫存器電路| KR101344674B1|2009-11-04|2013-12-23|샤프 가부시키가이샤|시프트 레지스터 및 그것을 포함한 주사 신호선 구동 회로, 및 표시 장치| TWI397259B|2010-05-10|2013-05-21|Au Optronics Corp|移位暫存器電路| CN101853705B|2010-05-27|2012-10-31|友达光电股份有限公司|移位缓存器电路|CN202838908U|2012-09-20|2013-03-27|北京京东方光电科技有限公司|栅极驱动电路、阵列基板和显示装置| CN104851384B|2015-05-29|2018-04-20|合肥京东方光电科技有限公司|显示面板的驱动方法及驱动模块、显示面板及显示装置| US10283067B2|2017-08-01|2019-05-07|Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd.|GOA driving circuit and LCD| CN107424575A|2017-08-01|2017-12-01|深圳市华星光电半导体显示技术有限公司|Goa驱动电路及液晶面板|
法律状态:
优先权:
[返回顶部]
申请号 | 申请日 | 专利标题 TW100142451A|TWI438751B|2011-11-18|2011-11-18|閘極驅動電路及其閘極驅動方法|TW100142451A| TWI438751B|2011-11-18|2011-11-18|閘極驅動電路及其閘極驅動方法| CN2011104026312A| CN102411916B|2011-11-18|2011-11-30|栅极驱动电路及其栅极驱动方法| US13/441,940| US9129574B2|2011-11-18|2012-04-09|Gate driving circuit with an auxiliary circuit for stablizing gate signals| US14/813,139| US9741313B2|2011-11-18|2015-07-30|Gate driving circuit with an auxiliary circuit for stabilizing gate signals| 相关专利
Sulfonates, polymers, resist compositions and patterning process
Washing machine
Washing machine
Device for fixture finishing and tension adjusting of membrane
Structure for Equipping Band in a Plane Cathode Ray Tube
Process for preparation of 7 alpha-carboxyl 9, 11-epoxy steroids and intermediates useful therein an
国家/地区
|